异步片上网络自动生成及模拟方法的研究 10月03日
【摘要】随着半导体集成工艺的高速发展,晶体管的特征尺寸迅速的缩小,单个硅片上集成了越来越多的复杂功能电路。集成电路面临着时钟偏斜、时钟抖动、时钟功耗以及设计复杂度等一系列的问题。近年来,全局异步局部同步(globallyasynchronousandlocallysynchronous,GALS)作为一种新的设计方法成为片上系统的研究热点。异步片上网络的高可扩展性、高模块化、高并发性、时钟本地化等 […]
片上网络若干关键技术的研究 05月11日
【摘要】在集成电路技术不断发展和市场应用需求的双重推动下,单芯片上集成的IP核数不断增多。传统基于共享总线设计在可扩展性、带宽、延迟、能耗和时钟同步等方面的局限性逐渐显露,难以满足复杂片上系统(SystemonChip,SoC)通信需求。片上网络采用分布式网络结构设计,克服总线互连的诸多局限性,有效解决复杂SoC的通信需求。如何实现片上IP核间的高效通信是片上系统中亟待解决的研究课题。本文主要针对 […]
基于多维数组的高速片上网络模拟器的设计与实现 10月11日
【摘要】片上网络作为片上多核处理器提供了一种解决方案,解决了传统总线型结构处理器在功耗和数据吞吐率上的瓶颈,具有良好的扩展性和并行传输性。然而其复杂多样的拓扑结构、路由算法和众多配置参数构成了庞大的设计空间,为研究人员选择某种合适的模型带来了很大的困难,因而合适的片上网络模拟器能极大地简化建模难度,缩短建模时间。本文提出了一种改进的片上网络模拟器的设计方法并基于此方法实现了一个高速片上网络模拟器, […]


